多层叠封芯片及其时钟控制方法

AITNT-国内领先的一站式人工智能新闻资讯网站
# 热门搜索 #
多层叠封芯片及其时钟控制方法
申请号:CN202510772473
申请日期:2025-06-10
公开号:CN120315536B
公开日期:2025-09-09
类型:发明专利
摘要
本发明提供一种多层叠封芯片及其时钟控制方法,其存储器芯片能够根据需要运行的当前功能准备对应的时钟,并通过时钟训练,实现其中需要同步运行的多片存储器芯片之间的时钟同步,降低了存储器芯片层与层之间的通讯延迟和异步FIFO的资源占用,进而降低多层叠封芯片之间的通讯成本。此外。其存储器芯片能够根据通知识别需要运行的当前功能和/或运行模式等信息,进而进行时钟仲裁与分配,使其片内时钟域的划分可以随着运行的功能不同而不同的动态调整,实现对时钟域的自动划分和控制,由此降低芯片时钟域划分的成本和动态功耗。
技术关键词
存储器芯片 时钟控制方法 时钟回路 时钟调节电路 分配电路 内建自测试 功能模块 信号 层叠 指令 冗余 通知 测试模块 晶圆 备份 阻抗校准 数字控制延迟线
系统为您推荐了相关专利信息
时钟分频器 分频器电路 存储器裸片 核心 穿衬底通孔
光纤阵列单元 封装基板 收发器 光学装置 光学结构
固态存储设备 垃圾回收功能 列表 稳态 存储器芯片
智能卡 埋线器 双感应线圈 PET薄片 黑胡桃木
多通道融合方法 偏振光传感器 同步信号处理电路 视频接口电路 曝光算法