一种降低芯片对中介层走线干扰的方法

AITNT-国内领先的一站式人工智能新闻资讯网站
# 热门搜索 #
一种降低芯片对中介层走线干扰的方法
申请号:CN202510173831
申请日期:2025-02-18
公开号:CN119647404B
公开日期:2025-05-06
类型:发明专利
摘要
本发明公开了一种降低芯片对中介层走线干扰的方法,涉及集成电路设计技术领域。本发明通过精确识别和分类芯片中的电感区域,有效解决了背景技术中提到的信号干扰问题,在PHY、带宽扩展电感以及锁相环LC压控振荡器等关键区域,通过Virtuoso工具和图像处理算法,设计者能够根据实际版图识别电感区域,并利用PDK layer map定义电感区域层次,确保电感区域在设计中被正确标记和处理,不仅提高了电感设计的准确性,而且通过仿真工具对电感进行建模和仿真,优化了电感的频率特性和品质因数,从而减少了电感在工作时产生的磁场对周围电路的干扰,提高了信号传输的质量和可靠性。
技术关键词
电感 卷积神经网络算法 LC压控振荡器 电路布局 芯片 版图 设计规则检查 图像处理算法 深度学习算法 自动布线 集成电路设计技术 仿真工具 数据 坐标 品质因数 有限元分析法 区域位置信息 三维模型库 电磁场仿真
系统为您推荐了相关专利信息
通道切换电路 主控芯片 存储模块 高速数据 模数转换器
线性稳压器 电容检测电路 晶体管 D触发器 逻辑模块
配件管理方法 剩余使用寿命 多元线性回归模型 监控配件 芯片
电加热装置 冷却单元 加热单元 半导体热电元件 传输单元
外延芯片结构 光通讯 布拉格反射镜 布拉格反射层 量子井结构