一种断电短时记忆的芯片电路架构及方法
# 热门搜索 #
大模型
人工智能
openai
融资
chatGPT
AITNT公众号
AITNT APP
AITNT交流群
搜索
首页
AI资讯
AI技术研报
AI监管政策
AI产品测评
AI商业项目
AI产品热榜
AI专利库
寻求报道
一种断电短时记忆的芯片电路架构及方法
申请号:
CN202511475733
申请日期:
2025-10-16
公开号:
CN120951915A
公开日期:
2025-11-14
类型:
发明专利
摘要
本发明公开了一种断电短时记忆的芯片电路架构,涉及计时芯片集成电路设计领域,包括:片外供电模块,所述片外供电模块由片外电源VIN供电,所述片外供电模块输出通信信号CLK,所述通信信号CLK设置为芯片电路架构识别和处理的最小脉冲时间;片内供电模块,所述片内供电模块由片内电源VDD供电,所述片内供电模块与片外供电模块连接,并接收通信信号CLK;二极管,所述片外电源VIN通过所述二极管向片内电源VDD供电,能够在芯片断电后继续保持计时状态,有断电后短时存储能力,避免中间态,减小功耗。
技术关键词
供电模块
寄存器电路
电路架构
时钟输出电路
逻辑控制电路
时钟电路
电源
二极管
电容
芯片电路结构
时钟模块
集成电路设计
信号
反相器
滤波
脉冲
功耗