一种MIPI CSI-2 Tx控制器以频率差异优化缓存用量的装置及方法
申请号:CN202410827935
申请日期:2024-06-25
公开号:CN118869636A
公开日期:2024-10-29
类型:发明专利
摘要
本发明公开了一种MIPI CSI‑2Tx控制器以频率差异优化缓存用量的装置及方法,在MIPI时钟域、视频时钟域内设置第一计数器、第二计数器,两个时钟域内计数器同步开始;第一计数器计数达到预定值之后,发送计数结束信号,同步到视频时钟域;第二计数器停止计数,并且根据同步级数矫正计数结果;比较两个时钟域下的计数结果,分级确认频率比例;在视频输入时,当已缓存的数据量达到比例时,发送“开始读出”的信号给MIPI时钟域;MIPI时钟域的控制器在收到该“开始读出”的信号后,从异步FIFO中读出数据,直到数据发送结束。本发明根据时钟频率比例计算数据缓存量大小,并提前发送数据,时间上可以减少数据延迟,面积上可以减少存储芯片体积,利于低延迟设计。
技术关键词
计数器
时钟
档位
指针
视频
控制器
频率
数据
信号
总量
标志
存储芯片
低延迟
矫正
同步器
分辨率
时间段
节点
缓冲